cxl 2.0 是基于 PCIe 5 构建的,可实现 CPU 和 GPU、FPGA 或其他加速器之间高速高效互连的规范0标准的物理和电气接口,与主DRAM一起使用时,可以扩展带宽和容量,可以更好地满足人工智能(AI)等高性能计算的高速数据处理要求。
今年是人工智能应用全面爆发的一年,对高带宽存储产品的需求更旺盛,这不仅大大增加了DDR5和HBM产品的出货量,也显示出对CXL 1的更多支持1/2.三星等0款产品,今年5月推出业界首个CXL 2支持128GB CXL DRAM 中的 0。佰维也不甘示弱,近日宣布推出CXL 20 dram。佰维CXL 20 DRAM,带 EDSFF (E3.s) 尺寸:76(宽)x 11275(l)x 7.5(H)mm,PCIe 50 x8 接口,带宽高达 32 Gbs,支持 Liunx 内核 60 及以上系统,以及片上 ECC、边带 ECC、SDDC 和 SECDED 功能。 佰维提供32 64 96GB容量的DDR5产品,满足不同用户对不同容量规格的计算应用的需求。 此外,佰维还针对E3的缺席S 卡口的服务器背板提供 CXL AIC 转接卡。
据了解,佰维已向合作伙伴和客户提供CXL 20 个 DRAM 样品用于测试和评估。 随着越来越多的存储供应商推出对 CXL 2 的支持0 产品,这将加速下一代存储解决方案的商业化。